技術(shù)頻道

娓娓工業(yè)
您現(xiàn)在的位置: 中國(guó)傳動(dòng)網(wǎng) > 技術(shù)頻道 > 技術(shù)百科 > 高速數(shù)據(jù)采集系統(tǒng)中的存儲(chǔ)與傳輸控制邏輯設(shè)計(jì)

高速數(shù)據(jù)采集系統(tǒng)中的存儲(chǔ)與傳輸控制邏輯設(shè)計(jì)

時(shí)間:2008-05-23 13:35:00來源:ronggang

導(dǎo)語:?在高速數(shù)據(jù)采集系統(tǒng)中,由ADC轉(zhuǎn)換后的數(shù)據(jù)需要存儲(chǔ)在存儲(chǔ)器中,再進(jìn)行相應(yīng)的處理,保證快速準(zhǔn)確的數(shù)據(jù)傳輸處理是實(shí)現(xiàn)高速數(shù)據(jù)采集的一個(gè)關(guān)鍵
  隨著信息科學(xué)的飛速發(fā)展,數(shù)據(jù)采集和存儲(chǔ)技術(shù)廣泛應(yīng)用于雷達(dá)、通信、遙測(cè)遙感等領(lǐng)域。   在高速數(shù)據(jù)采集系統(tǒng)中,由ADC轉(zhuǎn)換后的數(shù)據(jù)需要存儲(chǔ)在存儲(chǔ)器中,再進(jìn)行相應(yīng)的處理,保證快速準(zhǔn)確的數(shù)據(jù)傳輸處理是實(shí)現(xiàn)高速數(shù)據(jù)采集的一個(gè)關(guān)鍵。由于高速ADC的轉(zhuǎn)換率很高,而大容量RAM相對(duì)ADC輸出速度較慢, 保持高速數(shù)據(jù)存儲(chǔ)過程的可靠性、實(shí)時(shí)性是一個(gè)比較棘手的問題。對(duì)于數(shù)據(jù)采集系統(tǒng)中的大容量高速度數(shù)據(jù)存儲(chǔ)、傳輸,本文提出一種基于FPGA的多片RAM實(shí) 現(xiàn)高速數(shù)據(jù)的存儲(chǔ)和傳輸?shù)姆桨?,并?yīng)用于1GS/s數(shù)據(jù)采集系統(tǒng)中,實(shí)現(xiàn)了以低成本RAM完成高速實(shí)時(shí)數(shù)據(jù)存儲(chǔ)系統(tǒng)的設(shè)計(jì)。 方案選擇   高速的數(shù)據(jù)采集速度是保證數(shù)據(jù)采集精度的標(biāo)準(zhǔn),但往往在數(shù)據(jù)處理時(shí)并不需要以同樣的速度來進(jìn)行,否則對(duì)硬件的需求太高,成本也較高。這就需要有一個(gè)數(shù)據(jù)緩存單元,將數(shù)據(jù)有效地存儲(chǔ),再根據(jù)系統(tǒng)需求進(jìn)行數(shù)據(jù)處理。   通常構(gòu)成高速緩存的方案有三種。第一種是FIFO(先進(jìn)先出)方式。FIFO存儲(chǔ)器就像數(shù)據(jù)管道一樣,數(shù)據(jù)從管道的一頭流入,從另一頭流 出,先進(jìn)入的數(shù)據(jù)先流出。FIFO具有兩套數(shù)據(jù)線而無地址線,可在其一端寫操作而在另一端讀操作,數(shù)據(jù)在其中順序移動(dòng),因而能夠達(dá)到很高的傳輸速度和效 率,且由于省去了地址線而有利于PCB板布線。缺點(diǎn)是只能順序讀寫數(shù)據(jù),不易靈活控制,而且大容量的高速FIFO非常昂貴。   第二種是雙口RAM方式。雙口RAM具有兩套獨(dú)立的數(shù)據(jù)、地址和控制總線,因而可從兩個(gè)端口同時(shí)讀寫而互不干擾,并可將采樣數(shù)據(jù)從一個(gè)端口 寫入,而由控制器從另一個(gè)端口讀出。雙口RAM也能達(dá)到很高的傳輸速度,并且具有隨機(jī)存取的優(yōu)點(diǎn),缺點(diǎn)是大容量的高速雙口RAM的價(jià)格很昂貴。   第三種是高速SRAM切換方式。高速SRAM只有一套數(shù)據(jù)、地址和控制總線,可通過三態(tài)緩沖門分別接到A/D轉(zhuǎn)換器和控制器上。當(dāng)A/D采 樣時(shí),SRAM由三態(tài)門切換到A/D轉(zhuǎn)換器一側(cè),以使采樣數(shù)據(jù)寫入其中。當(dāng)A/D采樣結(jié)束后,SRAM再由三態(tài)門切換到控制器一側(cè)進(jìn)行讀寫。這種方式的優(yōu) 點(diǎn)是SRAM可隨機(jī)存取,同時(shí)較大容量的高速SRAM有現(xiàn)成的產(chǎn)品可供選擇。   從降低成本上考慮,采用第三種方式實(shí)現(xiàn)大容量數(shù)據(jù)存儲(chǔ)功能。結(jié)合1GS/s數(shù)據(jù)采集系統(tǒng)的要求,存儲(chǔ)深度為4MB。選擇ISSI公司的靜態(tài)RAM,由8片IS61LV25616構(gòu)成4MB測(cè)試數(shù)據(jù)的存儲(chǔ),系統(tǒng)結(jié)構(gòu)如圖1所示。
圖1 數(shù)據(jù)存儲(chǔ)原理框圖
數(shù)據(jù)存儲(chǔ)設(shè)計(jì)   ● 數(shù)據(jù)流控制   ADC為雙通道500MS/s的轉(zhuǎn)換率,8bit的垂直分辨率,轉(zhuǎn)換數(shù)據(jù)的輸出是每通道I、Q兩個(gè)方向上差動(dòng)輸出,在差動(dòng)時(shí)鐘500MHz 的驅(qū)動(dòng)下,可以實(shí)現(xiàn)1GS/s的實(shí)時(shí)采樣率,由ADC輸出的4路轉(zhuǎn)換數(shù)據(jù)流輸出分別為250MS/s。而IS61LV256系列RAM的速度級(jí)別為 10ns或12ns,這樣數(shù)據(jù)必須經(jīng)過FPGA進(jìn)行緩存以后,才可以再次存入RAM。   IS61LV25616系列RAM芯片有16位數(shù)據(jù)線,18位地址寬度,同時(shí)還包括數(shù)據(jù)讀RD、寫WR及片選CS等控制信號(hào)。將8片RAM并行連接到FPGA上,組成數(shù)據(jù)采集的存儲(chǔ)單元。   將從ADC輸出AI[8...0]、AQ[8...0]、BI[8...0]、BQ[8...0],每路信號(hào)都為L(zhǎng)VDS輸出,共32位為 一組轉(zhuǎn)換數(shù)據(jù)DATA[31...0],速率為250MS/s,要將這個(gè)速度在FPGA內(nèi)部降至RAM可接受的范圍。選用CycloneII系列 FPGA,其內(nèi)部時(shí)鐘可工作在402.5MHz,支持單端和高速差動(dòng)標(biāo)準(zhǔn)I/O接口,對(duì)于250MS/s的數(shù)據(jù)流完全可以接收。利用FPGA內(nèi)部的D觸發(fā) 器作為緩沖,經(jīng)過4級(jí)緩沖之后分別得到DBO[127...0],這樣數(shù)據(jù)速度降為62.5MS/s。經(jīng)過緩沖后的數(shù)據(jù)已經(jīng)在選用的RAM接受速度級(jí)別 內(nèi),將得到128位的數(shù)據(jù)作為8片RAM的數(shù)據(jù)線,完成了數(shù)據(jù)流的控制。數(shù)據(jù)緩沖的原理如圖2所示。
圖2 數(shù)據(jù)緩沖設(shè)計(jì)
  ● 地址發(fā)生器設(shè)計(jì)   每次讀寫數(shù)據(jù)時(shí),必須提供數(shù)據(jù)的存儲(chǔ)位置,以讀寫信號(hào)作為時(shí)鐘計(jì)數(shù)信號(hào),順序產(chǎn)生地址信號(hào),其中NWE是RAM的寫數(shù)據(jù)信號(hào),NOE是讀數(shù) 據(jù)信號(hào),二者都是低電平有效,選擇AB[17...0]作為RAM組的地址信號(hào)。CNTEN是地址計(jì)數(shù)器的使能信號(hào),由讀取/寫入數(shù)據(jù)的深度決定,當(dāng)未完 成讀取/寫入的數(shù)據(jù)時(shí),CNTEN=0,此時(shí)允許讀/寫操作繼續(xù)執(zhí)行;當(dāng)讀/寫操作完成時(shí),相應(yīng)的地址信號(hào)將CNTEN設(shè)置為1,則停止地址計(jì)數(shù)。地址發(fā) 生器的原理如圖3所示。
圖3 地址發(fā)生器設(shè)計(jì)
  ● 讀寫數(shù)據(jù)的設(shè)計(jì)   在設(shè)計(jì)好采集數(shù)據(jù)的地址發(fā)生單元后,接下來就是配合時(shí)序進(jìn)行讀寫操作。   圖4是RAM的讀操作時(shí)序圖,從圖中可以看出,當(dāng)指定待操作的地址后,設(shè)置芯片使能信號(hào)OE和片選使能信號(hào)CE有效,即可從數(shù)據(jù)線上讀出相應(yīng)地址內(nèi)的數(shù)據(jù)。
圖4 RAM的讀數(shù)據(jù)時(shí)序圖
  對(duì)于單片RAM的操作比較簡(jiǎn)單,但是要將數(shù)據(jù)順序?qū)懭?片RAM中,就要求對(duì)上一片RAM寫操作完成后,系統(tǒng)能夠設(shè)置下一個(gè)待操作的RAM 有效,128位數(shù)據(jù)線分別對(duì)應(yīng)8片RAM的數(shù)據(jù)線,由于地址線和讀寫使能線公用,則需要分別設(shè)置每個(gè)RAM的片選,以區(qū)別當(dāng)前操作是針對(duì)哪一個(gè)RAM。片 選信號(hào)可以由譯碼器產(chǎn)生。讀操作時(shí)設(shè)置相應(yīng)RAM的片選有效,即可讀出存儲(chǔ)的數(shù)據(jù),而進(jìn)行寫操作時(shí),則可以設(shè)置所有的RAM片選有效,將采集到的數(shù)據(jù)同時(shí) 并行的寫入8片RAM中。根據(jù)這些描述,片選信號(hào)的設(shè)計(jì)如圖5所示。NIOMD為操作的狀態(tài)信號(hào),說明當(dāng)前的操作是讀狀態(tài)或是寫狀態(tài),讀數(shù)據(jù)情況下設(shè)置為 1,片選信號(hào)分別有效,寫數(shù)據(jù)情況下設(shè)置為0,所有RAM均處于片選有效狀態(tài)下,可以同時(shí)寫入數(shù)據(jù)。這樣的設(shè)計(jì)也是為了配合系統(tǒng)的需求,一般的,讀取數(shù)據(jù) 的速度相對(duì)于寫數(shù)據(jù)來說還是要快一些的。
圖5 RAM片選使能信號(hào)設(shè)計(jì)
仿真驗(yàn)證   將上述設(shè)計(jì)方案整合后,配合其他控制信號(hào)的設(shè)計(jì),就完成了數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)存儲(chǔ)功能的設(shè)計(jì)。在QuartusII軟件中對(duì)上述設(shè)計(jì)進(jìn)行波形 仿真,可以看到設(shè)置SET值及相應(yīng)的狀態(tài)控制信號(hào),則在VDB端就可以按照CS指示的相應(yīng)的RAM芯片中順序讀出預(yù)先存入的數(shù)據(jù)。按照?qǐng)D中所示的狀態(tài)寄存 器設(shè)置,讀取深度設(shè)置寄存器設(shè)置為最小值SET[4...1]=000,即只讀每片RAM的首個(gè)存儲(chǔ)數(shù)據(jù),則地址發(fā)生器的最高值為8,從圖中可以看到當(dāng)?shù)?址發(fā)生器輸出值增加到8時(shí),WE跳變?yōu)楦唠娖?,RAM的讀使能無效。由于AB[3]=1,使得CNTEN=1,地址發(fā)生器的計(jì)數(shù)時(shí)鐘使能無效,計(jì)數(shù)器停止 計(jì)數(shù),完成一輪數(shù)據(jù)的讀取操作。讀數(shù)據(jù)仿真驗(yàn)證結(jié)果如圖6所示。
圖6 讀數(shù)據(jù)仿真驗(yàn)證
  在圖6中,對(duì)于當(dāng)前數(shù)據(jù)線上的數(shù)據(jù)串DB=0010,0011,1010,1110,1101,0011,1001,0111,片選信號(hào) CS低電平有效,當(dāng)CS=11011111時(shí),即選中按順序由低位到高位計(jì)算的第6片RAM,此時(shí)對(duì)應(yīng)的在VDB上讀出的數(shù)據(jù)應(yīng)該為DB的第6個(gè)數(shù)據(jù)值, 即為1010。從波形方針圖上得到驗(yàn)證。 結(jié)語   利用FPGA的內(nèi)部資源,設(shè)計(jì)靈活的邏輯控制,完成高速大容量數(shù)據(jù)采集的存儲(chǔ)和傳輸設(shè)計(jì),本文提出的設(shè)計(jì)方案可以在選用低成本、操作簡(jiǎn)單的 靜態(tài)RAM組的情況下,實(shí)現(xiàn)實(shí)時(shí)大容量數(shù)據(jù)存儲(chǔ)需求的一種設(shè)計(jì)方法,并在EDA軟件中進(jìn)行了仿真驗(yàn)證,成功地應(yīng)用在1GS/s數(shù)據(jù)采集模塊中。

標(biāo)簽:

點(diǎn)贊

分享到:

上一篇:采用視頻的無線激光定位設(shè)備...

下一篇:微能WIN-V63矢量控制變頻器在...

中國(guó)傳動(dòng)網(wǎng)版權(quán)與免責(zé)聲明:凡本網(wǎng)注明[來源:中國(guó)傳動(dòng)網(wǎng)]的所有文字、圖片、音視和視頻文件,版權(quán)均為中國(guó)傳動(dòng)網(wǎng)(www.treenowplaneincome.com)獨(dú)家所有。如需轉(zhuǎn)載請(qǐng)與0755-82949061聯(lián)系。任何媒體、網(wǎng)站或個(gè)人轉(zhuǎn)載使用時(shí)須注明來源“中國(guó)傳動(dòng)網(wǎng)”,違反者本網(wǎng)將追究其法律責(zé)任。

本網(wǎng)轉(zhuǎn)載并注明其他來源的稿件,均來自互聯(lián)網(wǎng)或業(yè)內(nèi)投稿人士,版權(quán)屬于原版權(quán)人。轉(zhuǎn)載請(qǐng)保留稿件來源及作者,禁止擅自篡改,違者自負(fù)版權(quán)法律責(zé)任。

網(wǎng)站簡(jiǎn)介|會(huì)員服務(wù)|聯(lián)系方式|幫助信息|版權(quán)信息|網(wǎng)站地圖|友情鏈接|法律支持|意見反饋|sitemap

中國(guó)傳動(dòng)網(wǎng)-工業(yè)自動(dòng)化與智能制造的全媒體“互聯(lián)網(wǎng)+”創(chuàng)新服務(wù)平臺(tái)

網(wǎng)站客服服務(wù)咨詢采購咨詢媒體合作

Chuandong.com Copyright ?2005 - 2024 ,All Rights Reserved 版權(quán)所有 粵ICP備 14004826號(hào) | 營(yíng)業(yè)執(zhí)照證書 | 不良信息舉報(bào)中心 | 粵公網(wǎng)安備 44030402000946號(hào)